VLSI Design APP
в нем подробно описано более 90 тем по проектированию СБИС. Эти темы разделены на 5 блоков.
Это часть обучения в области инженерии электроники и связи, в котором представлены важные темы, заметки, новости и блоги по этой теме. Загрузите приложение в виде краткого справочного руководства и электронной книги по этой теме электроники и техники связи.
Приложение предназначено для быстрого обучения, пересмотров, справок во время экзаменов и собеседований.
Это приложение охватывает большинство связанных тем и подробное объяснение всех основных тем.
Вот некоторые из тем, затронутых в этой электронной книге по инженерным вопросам:
1. Полупроводниковая память: введение и типы
2. Постоянное запоминающее устройство (ПЗУ)
3. Трехтранзисторная ячейка DRAM
4. Одна транзисторная ячейка DRAM
5. Флэш-память
6. Маломощные логические схемы CMOS: введение
7. Конструкция инверторов КМОП
8. МОП-инверторы: введение в характеристики переключения
9. Методы сканирования
10. Методы встроенного самотестирования (BIST)
11. Историческая перспектива проектирования СБИС: закон Мура
12. Классификация типов цифровых схем на КМОП.
13. Пример схемы
14. Методологии проектирования СБИС
15. Схема проектирования СБИС
16. Иерархия дизайна
17. Понятие регулярности, модульности и локальности
18. Изготовление КМОП
19. Технологический процесс изготовления: основные этапы
20. Изготовление транзистора nMOS
21. Изготовление КМОП: процесс p-well
22. Изготовление КМОП: процесс n-колодцев
23. Изготовление КМОП: процесс с двумя ваннами
24. Схемы и макеты масок
25. МОП-транзистор: физическая структура
26. Система MOS при внешнем смещении
27. Структура и работа MOSFET
28. Пороговое напряжение
29. Ампервольтамперные характеристики MOSFET
30. Мосфет масштабирование
31. Эффекты масштабирования
32. Эффекты малой геометрии
33. Емкости МОП
34. МОП-инвертор
35. Характеристики передачи напряжения (VTC) МОП-инвертора
36. Инверторы с нагрузкой n-типа MOSFET
37. Инвертор резистивной нагрузки
38. Конструкция инверторов истощающей нагрузки.
39. Инвертор КМОП
40. Определения времени задержки
41. Расчет времени задержки
42. Проект инвертора с ограничениями задержки: пример
43. Комбинационные логические схемы МОП: введение
44. Логические схемы МОП с истощающими нагрузками nMOS: вентиль ИЛИ-ИЛИ с двумя входами
45. Логические схемы MOS с истощением nMOS-нагрузок: обобщенная структура NOR с несколькими входами.
46. Логические схемы MOS с истощением nMOS-нагрузок: анализ переходных процессов логического элемента NOR.
47. Логические схемы МОП с истощающими нагрузками nMOS: вентиль И-НЕ с двумя входами
48. Логические схемы MOS с истощением nMOS-нагрузок: обобщенная структура NAND с несколькими входами.
49. Логические схемы МОП с истощающими нагрузками nMOS: переходный анализ вентиля И-НЕ.
50. Логические схемы CMOS: вентиль NOR2 (два входа NOR).
51. Затвор CMOS NAND2 (два входа NAND)
52. Схема простых логических вентилей CMOS
53. Сложные логические схемы
54. Сложные логические элементы CMOS
55. Схема сложных логических элементов CMOS
56. Ворота AOI и OAI
57. Псевдо-nMOS-гейты
58. Схема полного сумматора CMOS и сумматор пульсаций
59. Ворота передачи CMOS (ворота пропуска)
60. Дополнительная логика проходного транзистора (CPL)
61. Последовательные логические схемы МОП: введение
62. Поведение бистабильных элементов
63. Цепь защелки SR
64. Защелка SR с тактовой частотой
65. Защелка JK с тактовой частотой
66. Триггер Master-Slave
67. КМОП D-защелка и триггер с срабатыванием по фронту
68. Динамические логические схемы: Введение
69. Основные принципы схем проходных транзисторов.
Не все темы перечислены из-за ограничений по количеству символов.
Каждая тема снабжена диаграммами, уравнениями и другими формами графического представления для лучшего изучения и быстрого понимания.
Это приложение будет полезно для быстрого ознакомления. С помощью этого приложения пересмотр всех концепций может быть завершен в течение нескольких часов.
Вместо того, чтобы давать нам более низкую оценку, пожалуйста, напишите нам свои вопросы, проблемы и дайте нам ценную оценку и предложение, чтобы мы могли рассмотреть это для будущих обновлений. Мы будем рады решить их для вас.